Phần mềm thiết kế Quartus® Prime v18.0

Image of Intel logo

Phần mềm thiết kế Quartus® Prime v18.0

Phần mềm thiết kế Intel® Quartus Prime v18.0 có tính năng giảm thời gian biên dịch và giảm các yêu cầu bộ nhớ ảo lớn hơn

Phần mềm Intel Quartus Prime v18.0 có các cải tiến được thực hiện trên ba lĩnh vực chính mà nhà thiết kế quan tâm về hiệu suất & mdash; hiệu quả, năng suất và khả năng sử dụng cao nhất. Phần mềm Intel Quartus Prime Pro Edition v18.0 hỗ trợ Intel Stratix & reg; 10 thiết bị TX, MX, SX và GX. Tăng tốc phát triển FPGA với thời gian biên dịch nhanh hơn của thiết kế Intel Stratix 10 trong v18.0 so với các bản phát hành trước. Các thiết kế Intel Stratix 10 lớn hơn cho thấy giảm thời gian biên dịch lớn hơn. Có các cài đặt bổ sung về cách giảm thời gian biên dịch có thể được truy cập trong hướng dẫn sử dụng trình biên dịch. Với phần mềm phiên bản pro Quartus Prime v18.0 của Intel, các thiết kế giờ đây sẽ giảm đáng kể các yêu cầu bộ nhớ ảo đỉnh cao so với bản phát hành 17.1.1. Tất cả các thiết kế của Intel Stratix 10 đều được biên dịch trong không gian bộ nhớ dưới 64 GB.

Hỗ trợ phân tích đồng thời cung cấp khả năng phân tích kết quả của thiết kế trong khi biên dịch đang chạy. Tính năng này được hỗ trợ với trình phân tích thời gian, người xem netlist và báo cáo biên dịch, cho phép thiết kế hoàn thành nhanh hơn nhiều. Cấu hình lại một phần (PR) cho phép người dùng cấu hình lại một phần của FPGA động trong khi thiết kế FPGA còn lại tiếp tục hoạt động. Với phần mềm Intel Quartus Prime Pro Edition v18.0, người dùng có thể tăng tốc các ứng dụng của họ bằng cách sử dụng các công cụ lập trình Intel FPGA trên Cloud để lập trình FPGA trong môi trường tính toán hiệu năng cao do Nimbix cung cấp. Tìm hiểu thêm trên trang web dịch vụ đám mây.

Tìm hiểu và hiểu thêm về các liên kết được cung cấp trong phần tài nguyên bên dưới.

Tính năng, đặc điểm
  • Thời gian biên dịch nhanh hơn
  • Giảm bộ nhớ ảo đỉnh
  • Phân tích đồng thời
  • PR cho phép người dùng cấu hình một phần của FPGA động
  • Các công cụ phần mềm trên Đám mây
  • Cho phép các tín hiệu mạch lạc từ giao diện hệ thống xử lý cứng thiết bị Intel (HPS) của Intel Stratix 10 được vận chuyển đến sở hữu trí tuệ (IP) thông qua hỗ trợ ACE-lite
  • Kết hợp các thành phần IOP sử dụng giao diện SystemVerilog vào các hệ thống thiết kế nền tảng
  • Kinh nghiệm giảm đáng kể thời gian tái tạo nâng cấp IP
Các ứng dụng
  • Nhà thiết kế nền tảng có thể tạo ra các kịch bản mô phỏng phân cấp bằng cách tham chiếu thông tin mô phỏng của các hệ thống con và thành phần IP của nó mà không đi qua hệ thống phân cấp hệ thống
  • Hỗ trợ hiển thị có độ phân giải cao cung cấp GUI được cập nhật để hỗ trợ các nền tảng mới và biểu tượng có thể mở rộng cho màn hình có độ phân giải cao
  • Lập kế hoạch giao diện có thể được khởi chạy mà không phải đóng giao diện phần mềm Intel Quartus trong tích hợp công cụ cải tiến
  • Xem trang hỗ trợ phần mềm chính của Intel Quartus cho các ứng dụng bổ sung
  • Sử dụng cú pháp Verilog để kết nối các cổng trong thiết kế nền tảng với kết nối mức dây
Tài nguyên
  • Hướng dẫn sử dụng trình biên dịch
  • Phân tích đồng thời
  • Trang web dịch vụ đám mây
  • Kịch bản mô phỏng phân cấp
  • Kết nối mức dây
  • Tích hợp công cụ được cải thiện
  • Hỗ trợ phần mềm chính của Intel Quartus
  • Có gì mới trong phần mềm nguyên bản của Intel Quartus v18.0
  • AN 307: Dòng thiết kế Intel FPGA cho người dùng Xilinx

E-mail: Info@ariat-tech.comĐiện thoại HK: 852-30501966THÊM VÀO: Rm 2703 27F Trung tâm cộng đồng Hồ Vua 2-16,
Fa Yuen St MongKok Cửu Long, Hồng Kông.